更新时间:2019-10-23 12:22:09
封面
版权信息
内容提要
前言
经典篇
第1章 数字逻辑基础
1.1 概述
1.2 数制与码制
1.3 数字逻辑设计基础
习题
第2章 组合逻辑电路
2.1 概述
2.2 组合逻辑电路的分析
2.3 常用的组合逻辑电路
2.4 组合逻辑电路的设计
2.5 组合逻辑电路的时序分析
第3章 时序逻辑电路
3.1 概述
3.2 锁存器与触发器
3.3 时序电路的分析
3.4 常用的时序逻辑电路
3.5 时序电路的设计方法
3.6 时序逻辑电路时序分析的基本概念
现代篇
第4章 硬件描述语言Verilog HDL
4.1 HDL简介
4.2 初步认知
4.3 Verilog HDL基本知识
4.4 数据类型、操作符和表达式
4.5 数据流建模
4.6 行为级建模
4.7 结构级建模
4.8 测试平台及测试激励
4.9 良好的编程风格
第5章 基于EDA的数字逻辑电路设计基础
5.1 EDA技术简介
5.2 EDA设计流程及工具
5.3 FPGA简介
5.4 IP核基础
5.5 EDA开发综合实例
第6章 基于EDA的组合电路设计、综合及验证
6.1 基本逻辑门电路
6.2 编码器
6.3 译码器
6.4 数据选择器
6.5 数值比较器
6.6 加法器
6.7 乘法器
6.8 组合逻辑电路的竞争冒险问题
6.9 组合逻辑电路的综合性实例
第7章 基于EDA的时序电路设计、综合及验证
7.1 锁存器
7.2 触发器
7.3 寄存器
7.4 寄存器传输
7.5 计数器
7.6 有限状态机
7.7 时序逻辑电路的综合性实例
实验篇
第8章 实验
8.1 数字逻辑及系统设计实验箱介绍
8.2 基于实验箱的数字逻辑实验
8.3 数字逻辑综合实验
8.4 数字逻辑基础设计仿真及验证
8.5 数字逻辑综合设计仿真及验证
参考文献