上QQ阅读APP看本书,新人免费读10天
设备和账号都新为新人
1.3 CCIT CPLD/FPGA实验仪使用
学习目标
1.能力目标
1)能用EPM1270T144C5N核心芯片的实验板进行CPLD/FPGA开发。
2)会熟练识别实验板上外围模块接口及引脚的对应关系。
2.知识目标
1)掌握EPM1270T144C5N核心芯片的引脚功能及引脚分配。
2)掌握EPM1270T144C5N核心芯片实验板的编程步骤及配置方法。
3.素质目标
1)积极主动地学习。
2)培养读者既大胆尝试又执行操作规范的实验动手技能。
3)建立互帮互助的同学关系。
情境设计
本节主要介绍CPLD/FPGA开发实验板的布局及外围模块与EPM1270T144C5N核心芯片引脚的对应关系,重点熟悉实验板的各个模块编程设置,并最终下载到实验板进行实际运行。具体教学情境设计如表1-14所示。
表1-14 教学情境设计
本节主要通过使用CCIT CPLD/FPGA实验仪,使读者能具体了解基于EPM1270T144C5N为核心芯片的实验开发平台的Verilog HDL设计所必需的硬件仿真和实验验证的方法和过程。