更新时间:2024-01-19 15:31:22
封面
版权信息
作者简介
内容简介
第2版前言
第1版前言
第1章 同步技术的概念及FPGA基础
1.1 数字通信中的同步技术
1.2 同步技术的实现方法
1.2.1 两种不同的实现原理
1.2.2 常用的工程实现途径
1.3 FPGA概念及其在信号处理中的应用
1.3.1 基本概念及发展历程
1.3.2 FPGA的结构和工作原理
1.3.3 FPGA在数字信号处理中的应用
1.4 Altera器件简介
1.5 Verilog HDL语言简介
1.5.1 HDL语言简介
1.5.2 Verilog HDL的特点
1.5.3 Verilog HDL的程序结构
1.6 FPGA开发工具及设计流程
1.6.1 Quartus II开发套件
1.6.2 ModelSim仿真软件
1.6.3 FPGA的设计流程
1.7 MATLAB软件
1.7.1 MATLAB简介
1.7.2 MATLAB工作界面
1.7.3 MATLAB的特点及优势
1.7.4 MATLAB与Quartus II的数据交互
1.8 FPGA开发板CRD500
1.8.1 CRD500简介
1.8.2 CRD500典型应用
1.9 小结
第2章 FPGA实现数字信号处理基础
2.1 FPGA中数的表示
2.1.1 莱布尼兹与二进制
2.1.2 定点数表示
2.1.3 浮点数表示
2.2 FPGA中数的运算
2.2.1 加/减法运算
2.2.2 乘法运算
2.2.3 除法运算
2.2.4 有效数据位的计算
2.3 有限字长效应
2.3.1 字长效应的产生因素
2.3.2 A/D转换器的字长效应
2.3.3 数字系统运算中的字长效应
2.4 FPGA中的常用运算处理模块
2.4.1 加法器模块
2.4.2 乘法器模块
2.4.3 除法器模块
2.4.4 浮点数运算模块
2.4.5 滤波器模块
2.5 小结
第3章 锁相环原理及应用
3.1 锁相环的原理
3.1.1 锁相环的模型
3.1.2 锁定与跟踪的概念
3.1.3 锁相环的基本性能要求
3.2 锁相环的组成
3.2.1 鉴相器
3.2.2 环路滤波器
3.2.3 压控振荡器
3.3 锁相环的动态方程
3.3.1 非线性相位模型
3.3.2 线性相位模型
3.3.3 锁相环的传递函数
3.4 锁相环的性能分析
3.4.1 暂态信号响应
3.4.2 锁相环的频率响应
3.4.3 锁相环的稳定性
3.4.4 非线性跟踪性能
3.4.5 锁相环的捕获性能
3.4.6 锁相环的噪声性能
3.5 锁相环的应用
3.5.1 锁相环的两种跟踪状态
3.5.2 调频解调器
3.5.3 调相解调器
3.5.4 调幅信号的相干解调
3.5.5 锁相调频器
3.5.6 锁相调相器
3.6 小结
第4章 载波同步的FPGA实现
4.1 载波同步的原理
4.1.1 载波同步的概念及实现方法
4.1.2 锁相环的工作方式
4.2 锁相环的数字化模型
4.2.1 数字鉴相器
4.2.2 数字环路滤波器
4.2.3 数字控制振荡器
4.2.4 数字锁相环动态方程
4.3 输入信号建模与仿真
4.3.1 工程实例需求
4.3.2 输入信号模型
4.3.3 输入信号的MATLAB仿真
4.4 载波同步环的参数设计
4.4.1 总体性能参数设计
4.4.2 数字鉴相器设计
4.4.3 环路滤波器及数控振荡器设计
4.5 载波同步环的FPGA实现