更新时间:2023-08-10 16:37:21
封面
版权信息
内容简介
作者简介
序言 FOREWORD
从“一板成功”到硬件故障排查
第1章 硬件故障排查的方法论
1.1 硬件故障排查的“三板斧”
1.1.1 硬件故障排查的一看、二查和三板斧
1.1.2 案例1——PCI系统兼容性问题及“三板斧”的流程
1.1.3 小结
1.2 现象整理
1.2.1 排故工作如何开展——制订试验计划
1.2.2 报告的误区
1.2.3 案例2——CPCI系统启动过程宕机,兼谈故障报告的误区
1.2.4 案例3——器件兼容替代引发内存数据错误,兼谈一份优质测试报告
1.2.5 小结
1.3 表象与本质的距离
1.3.1 案例2的解读
1.3.2 案例4——系统外设接入与VGA接口显示异常故障绑定
1.3.3 案例5——计算机VGA接口显示异常故障
1.3.4 小结
1.4 知行合一
1.4.1 故障排查中的思维方法与理论知识
1.4.2 适应自身的方法
1.4.3 非技术层面的困扰
1.4.4 故障排查的执行力
第2章 时钟电路的设计与应用
2.1 案例6——锁相环(PLL)输出时钟频率偏差超出额定值
2.1.1 项目背景及故障描述
2.1.2 故障分析思路
2.1.3 故障排查及原理分析
2.2 案例7——时钟锁定速度优化导致系统误码率提升
2.2.1 项目背景及故障描述
2.2.2 故障分析思路
2.2.3 故障排查及原理分析
2.2.4 小结
2.3 案例8——交流耦合电容误用致芯片输入时钟异常
2.3.1 项目背景及故障描述
2.3.2 故障分析思路
2.3.3 故障排查及原理分析
2.4 案例9——板卡适配的故障,谈共同时钟的时序约束
2.4.1 项目背景及故障描述
2.4.2 故障分析思路
2.4.3 故障排查及原理分析
第3章 电源电路设计与应用
3.1 案例10——LDO输出滤波电容ESR配置不当致电源输出振荡
3.1.1 项目背景及故障描述
3.1.2 故障排查及原理分析
3.1.3 解决方案
3.2 案例11——模块输入引脚的驱动电流与电源使能控制信号
3.2.1 项目背景及故障描述
3.2.2 故障分析思路
3.2.3 故障排查及原理分析
3.2.4 小结
3.3 案例12——控制逻辑I/O配置与不同电源域漏电
3.3.1 项目背景及故障描述
3.3.2 故障分析思路
3.3.3 故障排查及原理分析
3.3.4 小结
3.4 案例13——DC-DC激活逻辑延迟导致系统上电时序错误
3.4.1 项目背景及故障描述
3.4.2 故障分析思路
3.4.3 故障排查及原理分析
第4章 复位信号与电路模块的初始化配置
4.1 案例14——反相器选型与应用不当导致系统频繁复位
4.1.1 项目背景及故障描述
4.1.2 故障分析思路
4.1.3 故障排查及原理分析
4.1.4 小结
4.2 案例15——JTAG_RST配置不当导致芯片进入测试模式
4.2.1 项目背景及故障描述
4.2.2 故障分析思路
4.2.3 故障排查及原理分析
4.3 案例16——约束引脚配置错误导致系统无法启动加载
4.3.1 项目背景及故障描述
4.3.2 故障分析思路
4.3.3 故障排查及原理分析
4.3.4 小结
第5章 MOS管与逻辑器件应用
5.1 案例17——电容放电式引信发火药剂配制误差
5.1.1 项目背景及故障描述
5.1.2 故障分析思路
5.1.3 故障排查及原理分析
5.1.4 小结
5.2 双向电平转换芯片误用导致控制逻辑错误
5.2.1 NMOS管原型应用分析
5.2.2 芯片解决方案GTL2003系列
5.2.3 慎重处理上、下拉电阻
5.2.4 I~2C解决方案
第6章 总线与高速信号
6.1 案例1回顾——PCI透明桥时钟延迟差异导致下游设备异常
6.1.1 项目背景及故障描述
6.1.2 故障分析思路
6.1.3 故障排查及原理分析
6.2 案例18——两级Buffer与PCIe总线时钟噪声
6.2.1 项目背景及故障描述
6.2.2 故障分析思路
6.2.3 故障排查及原理分析
6.3 案例19——BMC对服务器系统“一键收集日志”引发告警